- PCIe 5.0 spesifikasiýalaryna giriş
PCIe 4.0 spesifikasiýasy 2017-nji ýylda tamamlandy, ýöne AMD-iň 7nm Rydragon 3000 seriýasyna çenli sarp ediş platformalary tarapyndan goldanylmady we ozal diňe super hasaplaýyş, kärhana ýokary tizlikli ammar we tor enjamlary PCIe 4.0 tehnologiýasyny ulanýardy.PCIe 4.0 tehnologiýasy entek giň gerimde ulanylmasa-da, PCI-SIG guramasy has çalt PCIe 5.0 ösdürýär, signal tizligi häzirki 16GT / s-den 32GT / s-a çenli iki esse ýokarlandy, geçirijilik giňligi 128GB / -e ýetip biler. s, we 0.9 / 1.0 spesifikasiýa wersiýasy tamamlandy.PCIe 6.0 standart tekstiniň v0.7 wersiýasy agzalara iberildi we standartyň ösüşi yzarlanýar.PCIe 6.0-iň pin tizligi 64 GT / s çenli ýokarlandy, bu PCIe 3.0-den 8 esse, x16 kanallardaky geçirijilik giňligi 256GB / s-den uly bolup biler.Başgaça aýdylanda, PCIe 3.0 x8-iň häzirki tizligi ýetmek üçin diňe bir PCIe 6.0 kanaly talap edilýär.V0.7 barada aýdylanda, PCIe 6.0 başda yglan edilen aýratynlyklaryň köpüsine ýetdi, ýöne energiýa sarp edilişi hasam gowulaşýard, we standart L0p güýç konfigurasiýa enjamyny täze girizdi.Elbetde, 2021-nji ýylda yglan edilenden soň, PCIe 6.0 has gysga wagtda 2023 ýa-da 2024-nji ýylda söwda edip bolýar.Mysal üçin, PCIe 5.0 2019-njy ýylda tassyklandy we indi diňe anketalar bar
Öňki standart aýratynlyklar bilen deňeşdirilende, PCIe 4.0 spesifikasiýalary has giç geldi.PCIe 3.0 spesifikasiýalary PCIe 4.0 girizilenden 7 ýyl soň, 2010-njy ýylda girizildi, şonuň üçin PCIe 4.0 spesifikasiýalarynyň ömri gysga bolup biler.Hususan-da, käbir satyjylar PCIe 5.0 PHY fiziki gatlak enjamlaryny dizaýn edip başladylar.
PCI-SIG guramasy bu iki standartyň belli bir wagt dowam etmegine garaşýar we PCIe 5.0 esasan ýokary öndürijilikli enjamlar üçin ulanylýar, AI üçin Gpus, tor enjamlary we ş.m. PCIe 5.0 diýmekdir maglumat merkezinde, torda we HPC gurşawynda peýda bolmagy has ähtimal.Iş stoly ýaly az geçirijilik talaplary bolan enjamlar PCIe 4.0 ulanyp bilerler.
PCIe 5.0 üçin signal tizligi PCIe 4.0′s 16GT / s-den 32GT / s çenli ýokarlandy, henizem 128/130 kodlamagy ulanýar we x16 geçirijilik giňligi 64GB / s-den 128GB / s-a çenli ýokarlandy.
Zolak giňligini iki esse köpeltmekden başga-da, PCIe 5.0 beýleki üýtgeşmeler getirýär, signalyň bitewiligini ýokarlandyrmak, elektrik dizaýnyny üýtgetmek, PCIe bilen yza gabat gelmek we ş.m.Mundan başga-da, PCIe 5.0 uzak aralyklarda gijä galmagy we signalyň ýapylmagyny azaldýan täze standartlar bilen döredildi.
PCI-SIG guramasy spesifikasiýanyň 1.0 wersiýasyny şu ýylyň 1-nji çärýeginde tamamlamagyna garaşýar, ýöne standartlary ösdürip bilerler, ýöne terminal enjamy bazara çykarylanda gözegçilik edip bilmeýärler we ilkinji PCIe 5.0 garaşylýar enjamlar şu ýyl ilkinji gezek çykar we 2020-nji ýylda has köp önüm peýda bolar. Şeýle-de bolsa, has ýokary tizlige zerurlyk adaty organy PCI Express-iň indiki neslini kesgitlemäge itergi berdi.PCIe 5.0-iň maksady, gysga wagtda standartyň tizligini ýokarlandyrmak.Şonuň üçin PCIe 5.0 başga möhüm aýratynlyklar bolmazdan PCIe 4.0 standartyna tizligi ýokarlandyrmak üçin döredildi.
Mysal üçin, PCIe 5.0 PAM 4 signallaryny goldamaýar we diňe gysga wagtda 32 GT / s goldamak üçin PCIe standartyny işletmek üçin zerur bolan täze aýratynlyklary öz içine alýar.
Enjam kynçylyklary
PCI Express 5.0-ni goldamak üçin önüm taýýarlamakda esasy kynçylyk kanalyň uzynlygy bilen baglanyşykly bolar.Signal tizligi näçe çalt bolsa, kompýuter tagtasy arkaly iberilýän signalyň göterijiniň ýygylygy şonça ýokarydyr.Fiziki zeperiň iki görnüşi, inersenerleriň PCIe signallaryny ýaýradyp biljek derejesini çäklendirýär:
· 1. Kanalyň ýapylmagy
· 2. Çukurlarda, birikdirijilerde, deşiklerden we beýleki gurluşlarda impedansyň kesilmegi sebäpli kanalda ýüze çykýan şöhleler.
PCIe 5.0 spesifikasiýasy 16 GGs -36dB aragatnaşygy bolan kanallary ulanýar.16 GGs ýygylygy 32 GT / s sanly signal üçin Nyquist ýygylygyny görkezýär.Mysal üçin, PCIe5.0 signaly başlanda, adaty pik-pik pik naprýa 800eniýesi 800 mV bolup biler.Şeýle-de bolsa, maslahat berilýän -36dB kanalyndan geçensoň, açyk göze meňzeşlik ýitýär.Diňe geçiriji esasly deňlemäni (de-aksentasiýa) we kabul edijiniň deňlemesini (CTLE we DFE kombinasiýasy) ulanmak arkaly PCIe5.0 signaly ulgam kanalyndan geçip, kabul ediji tarapyndan takyk düşündirilip bilner.PCIe 5.0 signalynyň garaşylýan iň pes göz beýikligi 10mV (deňlemeden soň).Hatda iň oňat pes sesli geçiriji bilen hem kanalyň ep-esli ýapylmagy, signal amplitudasyny peseldýär we gözüň dikeldilmegi üçin şöhlelenme we pyýada ýörelgesi sebäpli ýüze çykýan islendik signal zeperleri ýapylyp bilner.
Iş wagty: Iýul-06-2023